DRA756 Jacinto 汽车电子应用处理器产品信息

描述

数据手册:DRA75x,DRA74x信息娱乐应用处理器芯片版本2.0

DRA75x和DRA74x(哈辛托6)信息娱乐应用处理器是建立以满足现代信息娱乐系统启用,汽车体验激烈的加工需求。
该设备允许原始设备制造商(OEM)和原始化设计制造商(ODM)快速实现创新的连接技术,语音识别,音频流,以及更多。哈辛托6器件通过一个完全集成的混合处理器解决方案的最大的灵活性带来的高处理性能。该器件还具有一个高度集成的外设集相结合的可编程视频处理。
可编程由双核ARM Cortex-A15的RISC CPU的氖™延伸,德州仪器的C66x VLIW浮点DSP核心,和视觉AccelerationPac(与一种或多种前夕)提供。ARM的允许开发者保持控制功能从编程的DSP和协处理器其他算法分离,因此降低了系统软件的复杂性。
此外,TI可为ARM,DSP和EVE协处理器,包括C编译器和调试接口,可视化的源代码一套完整的开发工具。
该DRA75x和DRA74x哈辛托6系列处理器是根据AEC-Q100标准认证。

特性

 
  • 架构专为娱乐终端的应用
  • 视频,图像和图形处理支持
  • 全高清视频(1920×1080 60帧)
  • 多路视频输入和视频输出
  • 2D和3D图形
  • ARM®双Cortex®-A15微处理器子系统
  • 最多两个的C66x™浮点DSP VLIW
  • 全面目标代码的兼容的C67x™与C64x +™
  • 最多每个周期三十二个16×16位定点乘以
  • 截至片上L3内存2.5MB
  • 3级(L3)和4级(L4)互连
  • 最多支持DDR2-800和DDR3-1066
  • 最多支持2GB每EMIF
  • 两个DDR2 / DDR3 / DDR3L内存接口(EMIF)模块
  • 两个ARM®双Cortex®-M4的图像处理单元(IPU退出)
  • 最多两个嵌入式视觉引擎(前夕)
  • 显示控制器,DMA引擎和三个管道
  • HDMI™编码器:的HDMI 1.4a以及DVI 1.0标准
  • IVA子系统
  • 图芯GC320™内核
  • 显示子系统
  • 长达10多路输入端口的支持
  • 视频处理引擎(VPE)
  • 2D图形加速器(BB2D)子系统
  • 双核PowerVR®SGX544™3D GPU
  • 三个视频输入端口(VIP)模块
  • 通用内存控制器(GPMC)
  • 增强直接存储器存取(EDMA)控制器
  • 2端口千兆以太网(GMAC)
  • 16个32位通用定时器
  • 32位MPU看门狗定时器
  • 五内部集成电路(I 2 C)端口
  • HDQ™/ 1-Wire®接口
  • SATA接口
  • 媒体本地总线(MLB)子系统
  • 其中2车道的第二代兼容端口
  • 或两个1车道符合Gen2标准的端口,
  • CAN 2.0B协议
  • 十配置的UART /红外/ CIR模块
  • 四个多通道串行外设接口(MCSPIs)
  • 硬件加密加速器和DMA
  • 防火墙
  • JTAG锁
  • 安全密钥
  • 安全ROM和引导
  • 四SPI(QSPI)
  • 多通道音频串行端口(MCASP)
  • 超高速USB 3.0双重角色设备
  • PCI-EXPRESS®2.0子系统,以及两个5 Gbps的车道
  • 双控制器区域网络(DCAN)模块
  • 多达247个通用I / O(GPIO)引脚
  • 实时时钟子系统(RTCSS)
  • 设计安全功能
  • 电源,复位和时钟管理
  • 片上调试随着CTools技术
  • 28纳米CMOS技术
  • 23毫米×23毫米,0.8毫米间距,760引脚BGA(ABC)

用户喜欢...