PCIe® 时钟缓冲器和发生器

IDT 通过其 9DBL0x and 9FGL0x 器件为转接卡、存储、网络、JBOD、通信和接入点提供 PCIe Gen1-4 时钟发生器功能

 
IDT 的 PCIe® 时钟发生器和缓冲器的图片IDT 的 9DBL0x PCIe 时钟缓冲器是 IDT 全功能 PCIe 系列的 3.3 V 器件。 9DBL0x 支持 PCIe Gen1-4 时钟型 (CC) 和 PCIe 分离式基准无关型扩频 (SRIS) 系统。 这些器件为用户提供了一种集成式输出端接选择,可以直接连 85 Ω 或 100 Ω 传输线路。
IDT 的 9FGL0x PCIe 时钟发生器件也是 IDT 3.3 V 全功能 PCIe 系列的 3.3 V 器件。 该器件提供 2、4、6 和 8 路时钟管理输出,并且除了扩频停止功能外,外还支持两种不同的扩频级别。 9DBL0x 支持 PCIe Gen1-4 通用时钟架构 (CC),以及 PCIe 分离式基准无扩频 (SRnS) 和 PCIe 分离式基准无关型扩频 (SRIS) 系统。
9DBL0xP1 和 9FGL0xP1 器件可在出厂前采用用户指定的上电默认 SMBus 配置进行设定。
PCIe 时钟缓冲器的特性   PCIe 时钟发生器的特性
  • 在 ZDB 模式下兼容 PCIe Gen1-2-3-4 CC
  • 在 ZDB 模式下兼容 PCIe Gen2 SRIS
  • 在扇出模式下支持 PCIe Gen2-3 SRIS
  • 支持 PCIe SRnS 时钟
  • 可直接连接 100Ω (xx42) 或 85Ω (xx52) 传输线路
    • 比标准 PCIe 器件少 8、16、24 或 32 个电阻器
  • 具有扩展频谱容差,可降低 EMI
  • 可选择 Pin/SMBus 的 PLL 带宽和 PLL 旁路
  • 能使每种应用的相位抖动降至最少
  • 器件运行不需要 SMBus 接口
  • 见 IDT 应用说明 AN-891
  • 器件已包含默认配置
  • 易于与其它逻辑器件系列进行 AC 耦合
  • 节省空间的 24 引脚 4 mm x 4 mm (9DBL02)、32 引脚 5 mm x 5 mm (9DBL04)、32 引脚 5 mm x 5 mm (9DBL06) 或 48 引脚 6 mm x 6 mm (9DBL08) VFQFPN 封装,将板空间降至最小
 
  • 符合 Gen1-2-3-4 CC 规范
  • 符合 PCIe Gen2-3 SRIS 规范
  • 可直接连接 100Ω (xx41) 或 85Ω (xx51) 传输线路
    • 比标准 PCIe 器件少 8、16、24 或 32 个电阻器
  • 在 DIF 输出上可选择引脚/SMBus 的 0%、-0.25% 或 -0.5% 扩频
  • 能使每种应用的相位抖动和 EMI 降至最少
  • 支持 PCIe SRnS 时钟
  • 一个 3.3 V LVCMOS REF 输出,且支持“唤醒 LAN (WOL)”
  • 见 IDT 应用说明 AN-891
  • 易于与其它逻辑器件系列进行 AC 耦合
  • 节省空间的 24 引脚 4 mm x 4 mm (9FGL02)、32 引脚 5 mm x 5 mm (9FGL04)、40 引脚 5 mm x 5 mm (9FGL06) 或 48 引脚 6 mm x 6 mm (9FGL08) VFQFPN 封装,将板空间降至最小

用户喜欢...

stm32之时钟控制

• 时钟系统与总线矩阵 • SysTick系统定时器 • RTC实时时钟 • 看门狗定时器 • 通用定时器 一、时钟系统与总线矩阵 stm32F4的时钟树如下图所示: 在STM32中,有五个时钟源,为HSI、HSE、LSI、...


ADC时钟输入,需要考虑啥?你清楚吗

当ADC时钟输入时,都需要考虑哪些因素呢?如何做才能使ADC充分发挥芯片的性能呢?让ADI公司数字视频处理部高级工程师Ian Beavers告诉你吧! 为了充分发挥芯片的性能,应利用一个差分信号驱...


基于AT89S52单片机的智能数字电子时钟设计

(1)数字钟实现对年、月、日、时、分、秒、星期显示的计时装置,由于数字集成电路的发展和石英晶体振荡器的广泛应用,使得数字钟的精度,远远超过老式钟表,钟表的数字化给人们生产生活带...


访问PCIe BAR空间

google了一圈,发现xilinx论坛的一个回答比较好, 链接如下: https://forums.xilinx.com/t5/PCI-Express/PCI-express-Base-Address-Regist... 里面讲了如何访问BAR指定的mem空间。 下面对BAR空间以及配置空间的访问...


[原创] Silabs Si5332低功耗6-8-12路输出可编时钟发生方案

Silabs公司的Si5332是低功耗6/8/12路输出可编时钟发生器,采用灵活的频率合成技术,可产生具有极好抖动性能(230 fs rms)的任...


时钟是怎么恢复的?

对于高速的串行总线来说,一般情况下都是通过数据编码把时钟信息嵌入到传输的数据流里,然后在接收端通过时钟恢复把时钟信息提取出来,并用这个恢复出来的时钟对数据进行采样,因此...


STM32 RTC实时时钟

我用的是STM32库函数:两个知识点: 一、RTC时钟框图分析(重要) 二、时间是怎样显示出来的(简析) 一、RTC时钟框图分析(重要) 先熟悉一下几个知识点: 1、STM32的实时时钟(RTC)是一...


秒懂时钟-抖动衰减时钟设计与应用技巧 – Part 3 : Clocktoberfest

本期我将讨论在测量较低时钟频率的相位噪声和相位抖动时出现的一个非常常见的问题。在所有条件相同的情况下,我们通常期望分频的低频时钟产生比高频时钟更低的相位噪声。在数量上,...


Sidewinder-100 PCIe NVMe Controller的秘密武器:Zynq UltraScale+ MPSoC 开发平台

背景: 之前在一个ASCI开发项目中有小小接触过一些新思科技的一个NVMe控制器,代码量尚可,只是由于速度及其他原因的考虑,整个部分的设计其实有时候还是比较难以考量的,而且由于流片...


时钟无缝切换

时钟切换分成两种方式,普通切换和去毛刺无缝切换。 普通切换,就是不关心切出的时钟是否存在毛刺,这种方式电路成本小。如果时钟切换时,使用此时钟的模块电路处于非工作状态,或...


MSP430时钟系统

MSP430根据型号的不同最多可以选择使用3个振荡器。我们可以根据需要选择合适的振荡频率,并可以在不需要时随时关闭振荡器,以节省功耗。 这3个振荡器分别为: (1)DCO 数控RC振荡器。...


8位PIC®单片机上具有时钟切换功能的数控振荡器

振荡器模块用于处理8位PIC®单片机的时钟源选择。该模块内含内部高频振荡器(HFINTOSC)、外部高频振荡器(EXTOSC),辅助振荡器模块(SOSC)、PLL和其他低频振荡器。图1给出了振荡器在振荡...


玩转时钟八大模式

时钟模式的配置以及使用对MCU来说一直是最基础的东西,在何种情况下使用哪一种时钟模式是我们在使用MCU的过程中最常见的问题之一。 Kinetis系列微控制器具有复杂的时钟系统,时钟系统中...


你的单片机时钟不准了,这样来调整!

导读:本文针对用单片机制作电子钟或要求根据时钟启控的控制系统时,出现的校准了的电子时钟的时间竟然变快或是变慢了的情况而提出的一种解决方案。 单片机应用中,常常会遇到这种...


微控制器在时钟 IC PLL 控制中的作用

时钟 IC 属于 I2C 从器件,需要主控制器来配置内部 PLL 逻辑,其控制逻辑可以写入微控制器内。作为 I2C 主机,微控制器将配置写入时钟 IC 的内部易失性存储器并控制 PLL。因此,可以通过板上...


Silicon Labs PCI Express Gen 4时钟为数据中心和消费类产品设计确立新的性能标杆

新型Si522xx PCIe时钟系列产品提供业界领先的抖动性能、电源效率和单芯片集成度 Silicon Labs(亦称“芯科科技”,NASDAQ:SLAB)日前宣布针对PCI Express® (PCIe®) Gen 1/2/3/4应用推出一系列具有业界最...